შეკვეთა_ბგ

პროდუქტები

Logic & Flip Flops-SN74LVC74APWR

მოკლე აღწერა:

SNx4LVC74A მოწყობილობები აერთიანებს ორ პოზიტიური ტრიგერით D- ტიპის ფლიპ-ფლოპს ერთ მოსახერხებელში
მოწყობილობა.
SN54LVC74A განკუთვნილია 2.7-V-დან 3.6-V-მდე VCC მუშაობისთვის, ხოლო SN74LVC74A განკუთვნილია
1.65-V-დან 3.6-V-მდე VCC მუშაობა.დაბალი დონე წინასწარ დაყენებულ (PRE) ან წმინდა (CLR) შეყვანებში აყენებს ან გადატვირთავს გამომავალს, განურჩევლად სხვა შენატანების დონეებისა.როდესაც PRE და CLR არააქტიურია (მაღალი), მონაცემთა (D) შეყვანის მონაცემები, რომლებიც აკმაყოფილებს დაყენების დროის მოთხოვნებს, გადადის გამოსავალზე საათის პულსის დადებით ზღვარზე.საათის გამორთვა ხდება ძაბვის დონეზე და პირდაპირ არ არის დაკავშირებული საათის პულსის აწევის დროსთან.შეჩერების დროის ინტერვალის შემდეგ, D შეყვანის მონაცემები შეიძლება შეიცვალოს გამოსავალზე დონეებზე გავლენის გარეშე.მონაცემთა I/Os და საკონტროლო შეყვანები არის გადაჭარბებული ძაბვის ტოლერანტული.ეს ფუნქცია საშუალებას იძლევა გამოიყენოს ეს მოწყობილობები შერეული ძაბვის გარემოში ქვევით თარგმნისთვის.


პროდუქტის დეტალი

პროდუქტის ტეგები

პროდუქტის ატრიბუტები

TYPE აღწერა
კატეგორია ინტეგრირებული სქემები (IC)

Ლოგიკა

Flip Flops

მფრ Texas Instruments
სერიალი 74LVC
პაკეტი ლენტი და რგოლი (TR)

საჭრელი ლენტი (CT)

Digi-Reel®

პროდუქტის სტატუსი აქტიური
ფუნქცია Set (Preset) და Reset
ტიპი D-ტიპი
გამომავალი ტიპი შემავსებელი
ელემენტების რაოდენობა 2
ბიტების რაოდენობა ელემენტზე 1
საათის სიხშირე 150 MHz
მაქსიმალური გავრცელების დაყოვნება @ V, მაქს CL 5.2ns @ 3.3V, 50pF
ტრიგერის ტიპი პოზიტიური ზღვარი
მიმდინარე - გამომავალი მაღალი, დაბალი 24 mA, 24 mA
ძაბვა - მიწოდება 1.65V ~ 3.6V
მიმდინარე - მშვიდი (Iq) 10 μA
შეყვანის ტევადობა 5 pF
ოპერაციული ტემპერატურა -40°C ~ 125°C (TA)
სამონტაჟო ტიპი ზედაპირული მთა
მომწოდებლის მოწყობილობის პაკეტი 14-TSSOP
პაკეტი / ქეისი 14-TSSOP (0.173", 4.40 მმ სიგანე)
საბაზისო პროდუქტის ნომერი 74LVC74


დოკუმენტები და მედია

რესურსის ტიპი ᲑᲛᲣᲚᲘ
მონაცემთა ცხრილები SN54LVC74A, SN74LVC74A
გამორჩეული პროდუქტი ანალოგური გადაწყვეტილებები

ლოგიკური გადაწყვეტილებები

PCN შეფუთვა რგოლი 10/ივლის/2018

რგოლები 19/აპრ/2018

HTML მონაცემთა ცხრილი SN54LVC74A, SN74LVC74A
EDA მოდელები SN74LVC74APWR SnapEDA-ს მიერ

SN74LVC74APWR ულტრა ბიბლიოთეკარის მიერ

გარემოსდაცვითი და ექსპორტის კლასიფიკაციები

ატრიბუტი აღწერა
RoHS სტატუსი ROHS3 თავსებადი
ტენიანობის მგრძნობელობის დონე (MSL) 1 (შეუზღუდავი)
REACH სტატუსი REACH არ იმოქმედებს
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop და Latch

ფლიპ-ფლოპიდაჩამკეტიარის ჩვეულებრივი ციფრული ელექტრონული მოწყობილობები ორი სტაბილური მდგომარეობით, რომლებიც შეიძლება გამოყენებულ იქნას ინფორმაციის შესანახად, ხოლო ერთი ფლიპ-ფლოპი ან ჩამკეტი შეუძლია შეინახოს 1 ბიტი ინფორმაცია.

Flip-Flop (შემოკლებით, როგორც FF), ასევე ცნობილი როგორც ბისტაბილი კარიბჭე, ასევე ცნობილი როგორც ბისტაბილი ფლიპ-ფლოპი, არის ციფრული ლოგიკური წრე, რომელსაც შეუძლია ფუნქციონირება ორ მდგომარეობაში.Flip-flops რჩება მათ მდგომარეობაში მანამ, სანამ არ მიიღებენ შეყვანის პულსს, რომელიც ასევე ცნობილია როგორც ტრიგერი.როდესაც შეყვანის პულსი მიიღება, ფლიპ-ფლოპის გამომავალი იცვლის მდგომარეობას წესების მიხედვით და შემდეგ რჩება ამ მდგომარეობაში სხვა ტრიგერის მიღებამდე.

ჩამკეტი, მგრძნობიარეა პულსის დონის მიმართ, ცვლის მდგომარეობას საათის პულსის დონის ქვეშ, ჩამკეტი არის დონის გამომწვევი საცავი და მონაცემთა შენახვის მოქმედება დამოკიდებულია შემავალი სიგნალის დონის მნიშვნელობაზე, მხოლოდ მაშინ, როდესაც ჩამკეტი იმყოფება ჩართეთ მდგომარეობა, გამომავალი შეიცვლება მონაცემთა შეყვანით.ჩამკეტი განსხვავდება ფლიპ-ფლოპისგან, ის არ არის ჩამკეტი მონაცემები, გამომავალზე სიგნალი იცვლება შეყვანის სიგნალთან ერთად, ისევე როგორც ბუფერში გამავალი სიგნალი;მას შემდეგ, რაც ჩამკეტის სიგნალი მოქმედებს როგორც ჩამკეტი, მონაცემები იკეტება და შეყვანის სიგნალი არ მუშაობს.საკეტს ასევე უწოდებენ გამჭვირვალე ჩამკეტს, რაც ნიშნავს, რომ გამოსავალი გამჭვირვალეა შეყვანისთვის, როდესაც ის არ არის ჩაკეტილი.

განსხვავება ჩამკეტსა და ფლიპ-ფლოპს შორის
Latch და Flip-flop არის ორობითი შენახვის მოწყობილობები მეხსიერების ფუნქციით, რომლებიც ერთ-ერთი ძირითადი მოწყობილობაა სხვადასხვა დროის ლოგიკური სქემების შესაქმნელად.განსხვავება არის: ჩამკეტი დაკავშირებულია მის ყველა შეყვანის სიგნალთან, როდესაც შეყვანის სიგნალი ცვლის ჩამკეტის ცვლილებას, არ არის საათის ტერმინალი;ფლიპ-ფლოპი კონტროლდება საათის მიერ, მხოლოდ მაშინ, როდესაც საათი ამოქმედდება მიმდინარე შეყვანის სინჯისთვის, გამომავალი გენერირებისთვის.რა თქმა უნდა, იმის გამო, რომ ჩამკეტი და ფლიპ-ფლოპი არის დროის ლოგიკა, გამომავალი არ არის დაკავშირებული მხოლოდ მიმდინარე შეყვანასთან, არამედ დაკავშირებულია წინა გამომავალთან.

1. ჩამკეტი გააქტიურებულია დონის და არა სინქრონული კონტროლის მიხედვით.DFF ამოქმედდება საათის კიდეზე და სინქრონული კონტროლით.

2, ჩამკეტი მგრძნობიარეა შეყვანის დონის მიმართ და გავლენას ახდენს გაყვანილობის შეფერხებით, ამიტომ ძნელია იმის უზრუნველყოფა, რომ გამომავალი არ წარმოქმნის ბურღვებს;DFF ნაკლებად სავარაუდოა, რომ წარმოქმნას ბურუსი.

3, თუ იყენებთ კარიბჭის სქემებს ჩამკეტის და DFF-ის ასაშენებლად, ჩამკეტი მოიხმარს კარიბჭის ნაკლებ რესურსს, ვიდრე DFF, რაც უკეთესი ადგილია ჩამკეტისთვის, ვიდრე DFF.მაშასადამე, ASIC-ში ჩამკეტის გამოყენების ინტეგრაცია უფრო მაღალია, ვიდრე DFF, მაგრამ საპირისპიროა FPGA-ში, რადგან FPGA-ში არ არის სტანდარტული ჩამკეტის ერთეული, მაგრამ არის DFF ​​ერთეული და LATCH-ს სჭირდება ერთზე მეტი LE, რომ განხორციელდეს.ჩამკეტი გააქტიურებულია დონესთან, რაც უდრის ჩართვის დასასრულის ქონას, ხოლო გააქტიურების შემდეგ (ჩართული დონის დროს) არის მავთულის ექვივალენტი, რომელიც იცვლება გამომავალი გამომავალთან ერთად.ჩართულ მდგომარეობაში არის ორიგინალური სიგნალის შენარჩუნება, რომელიც ჩანს და ფლიპ-ფლოპის განსხვავება, ფაქტობრივად, ბევრჯერ latch არ არის ff-ის შემცვლელი.

4, ჩამკეტი გახდება უკიდურესად რთული სტატიკური დროის ანალიზი.

5, ამჟამად, ჩამკეტი გამოიყენება მხოლოდ ძალიან მაღალი დონის წრეში, როგორიცაა Intel-ის P4 CPU.FPGA-ს აქვს ჩამკეტი ერთეული, რეგისტრის ერთეული შეიძლება იყოს კონფიგურირებული როგორც ჩამკეტი, xilinx v2p სახელმძღვანელოში კონფიგურირებული იქნება როგორც რეგისტრაცია/ჩამკეტი, დანართი არის xilinx ნახევარი ნაჭერი სტრუქტურის დიაგრამა.FPGA-ების სხვა მოდელები და მწარმოებლები არ წასულან შესამოწმებლად.--პირადად მე ვფიქრობ, რომ xilinx-ს შეუძლია პირდაპირ შეესაბამებოდეს altera-ს, შეიძლება მეტი პრობლემა იყოს, რამდენიმე LE გასაკეთებელი, თუმცა, არა xilinx მოწყობილობის თითოეული ნაჭერი შეიძლება იყოს ასე კონფიგურირებული, altera-ს ერთადერთ DDR ინტერფეისს აქვს სპეციალური ჩამკეტი, ზოგადად მხოლოდ ჩამკეტის დიზაინში გამოყენებული იქნება მაღალსიჩქარიანი წრე.altera-ს LE არ არის ჩამკეტი სტრუქტურა და შეამოწმეთ sp3 და sp2e და სხვა რომ არ შეამოწმოთ, სახელმძღვანელოში ნათქვამია, რომ ეს კონფიგურაცია მხარდაჭერილია.გამოთქმა wangdian altera-ს შესახებ სწორია, altera-ს ff არ შეიძლება კონფიგურირებული იყოს latch-ზე, ის იყენებს საძიებო ცხრილს ჩამკეტის განსახორციელებლად.

დიზაინის ზოგადი წესია: მოერიდეთ ჩამკეტს უმეტეს დიზაინში.ეს საშუალებას მოგცემთ შეიმუშაოთ დრო დასრულებულია და ის ძალიან დამალულია, არა ვეტერანი ვერ პოულობს.ჩამკეტი ყველაზე დიდი საშიშროებაა ბურუსის არ გაფილტვრა.ეს უკიდურესად საშიშია წრედის შემდეგი დონისთვის.ამიტომ, სანამ შეგიძლიათ გამოიყენოთ D flip-flop ადგილი, არ გამოიყენოთ ჩამკეტი.


  • წინა:
  • შემდეგი:

  • დაწერეთ თქვენი მესიჯი აქ და გამოგვიგზავნეთ