შეკვეთა_ბგ

პროდუქტები

ახალი ორიგინალური XQR17V16CC44V Spot Stock FPGA ველის პროგრამირებადი კარიბჭის მასივი Logic Ic Chip ინტეგრირებული სქემები

მოკლე აღწერა:


პროდუქტის დეტალი

პროდუქტის ტეგები

სპეციფიკაციები  
მეხსიერების კატეგორია გამოსაშვები
სიმკვრივე 16777 კბიტი
სიტყვების რაოდენობა 2000 კ
ბიტი თითო სიტყვაზე 8 ბიტი
პაკეტის ტიპი კერამიკა, LCC-44
ქინძისთავები 44
ლოგიკური ოჯახი CMOS
მიწოდების ძაბვა 3.3 ვ
ოპერაციული ტემპერატურა -55-დან 125 გრადუსამდე (-67-დან 257 F-მდე)

Xilinx წარმოგიდგენთ მაღალი სიმკვრივის QPro™ XQR17V16 სერიის Radiation Hardened QML კონფიგურაციის PROM-ებს, რომლებიც უზრუნველყოფენ ადვილად გამოსაყენებელ, ეკონომიურ მეთოდს დიდი Xilinx FPGA კონფიგურაციის ბიტი ნაკადების შესანახად.XQR17V16CC44V არის 3.3V მოწყობილობა, 16 Mb შენახვის ტევადობით და შეუძლია იმუშაოს როგორც სერიულ, ასევე ბაიტის ფართო რეჟიმში.XQR17V16 მოწყობილობის არქიტექტურის გამარტივებული ბლოკ-სქემისთვის.

როდესაც FPGA არის Master Serial რეჟიმში, ის წარმოქმნის კონფიგურაციის საათს, რომელიც მართავს PROM-ს.წვდომის მოკლე დრო ამომავალი საათის კიდის შემდეგ, მონაცემები გამოჩნდება PROM DATA გამომავალი პინზე, რომელიც დაკავშირებულია FPGA DIN პინთან.FPGA წარმოქმნის საათის იმპულსების შესაბამის რაოდენობას კონფიგურაციის დასასრულებლად.კონფიგურაციის შემდეგ, ის გამორთავს PROM-ს.როდესაც FPGA არის Slave Serial რეჟიმში, PROM და FPGA ორივე უნდა იყოს დატვირთული შემომავალი სიგნალით.

როდესაც FPGA არის Master SelectMAP რეჟიმში, ის წარმოქმნის კონფიგურაციის საათს, რომელიც მართავს PROM-სა და FPGA-ს.CCLK ზღვრის ზრდის შემდეგ, მონაცემები ხელმისაწვდომია PROMs DATA (D0-D7) ქინძისთავებზე.მონაცემები დატვირთული იქნება FPGA-ში CCLK-ის შემდეგი ამომავალი კიდეზე.როდესაც FPGA არის Slave SelectMAP რეჟიმში, PROM და FPGA ორივე უნდა იყოს დატვირთული შემომავალი სიგნალით.თავისუფლად გაშვებული ოსცილატორი შეიძლება გამოყენებულ იქნას CCLK-ის მართვით.მრავალი მოწყობილობის შეერთება შესაძლებელია CEO გამომავალის გამოყენებით შემდეგი მოწყობილობის CE შეყვანის გასატარებლად.ამ ჯაჭვის ყველა PROM-ის საათის შეყვანა და DATA გამომავალი ურთიერთდაკავშირებულია.ყველა მოწყობილობა თავსებადია და შეიძლება კასკადი იყოს ოჯახის სხვა წევრებთან.მოწყობილობის პროგრამირებისთვის, Xilinx ISE Foundation ან ISE WebPACK პროგრამული უზრუნველყოფა აგროვებს FPGA დიზაინის ფაილს სტანდარტულ Hex ფორმატში, რომელიც შემდეგ გადაეცემა უმეტეს კომერციულ PROM პროგრამისტებს.

მახასიათებლები
• Latch-Up Immune to LET >120 MeV/cm2/mg
• გარანტირებული TID 50 kRad(Si) 1019.5 სპეციფიკაზე
• დამზადებულია ეპიტაქსიალურ სუბსტრატზე
• 16 მბიტი შენახვის მოცულობა
• გარანტირებული მუშაობა სამხედრო ტემპერატურის სრულ დიაპაზონში: –55°C-დან +125°C-მდე
• ერთჯერადი პროგრამირებადი (OTP) მხოლოდ წაკითხვის მეხსიერება, რომელიც შექმნილია Xilinx FPGA მოწყობილობების კონფიგურაციის ბიტტრიმინგების შესანახად
• ორმაგი კონფიგურაციის რეჟიმები
♦ სერიული კონფიგურაცია (33 მბ/წმ-მდე)
♦ პარალელური (264 მბ/წმ-მდე 33 მჰც-ზე)
• მარტივი ინტერფეისი Xilinx QPro FPGA-ებთან
• კასკადური უფრო გრძელი ან მრავალჯერადი ბიტური ნაკადის შესანახად
• პროგრამირებადი გადატვირთვის პოლარობა (აქტიური მაღალი ან აქტიური დაბალი) სხვადასხვა FPGA გადაწყვეტილებებთან თავსებადობისთვის
• დაბალი სიმძლავრის CMOS მცურავი კარიბჭის პროცესი
• 3.3V მიწოდების ძაბვა
• ხელმისაწვდომია კერამიკული CK44 პაკეტებში(1)
• პროგრამირების მხარდაჭერა წამყვანი პროგრამისტების მწარმოებლების მიერ
• დიზაინის მხარდაჭერა ISE Foundation ან ISE WebPACK პროგრამული პაკეტების გამოყენებით
• გარანტირებული 20 წლიანი სიცოცხლის მონაცემების შენარჩუნება
პროგრამირება
მოწყობილობების დაპროგრამება შესაძლებელია Xilinx-ის ან მესამე მხარის კვალიფიციური მოვაჭრეების მიერ მოწოდებულ პროგრამისტებზე.მომხმარებელმა უნდა უზრუნველყოს შესაბამისი პროგრამირების ალგორითმის და პროგრამისტის პროგრამის უახლესი ვერსიის გამოყენება.არასწორმა არჩევანმა შეიძლება სამუდამოდ დააზიანოს მოწყობილობა.
აღწერა
• Latch-Up Immune to LET >120 MeV/cm2/mg
• გარანტირებული TID 50 kRad(Si) 1019.5 სპეციფიკაზე
• დამზადებულია ეპიტაქსიალურ სუბსტრატზე
• 16 მბიტი შენახვის მოცულობა
• გარანტირებული მუშაობა სამხედრო ტემპერატურის სრულ დიაპაზონში: –55°C-დან +125°C-მდე
• ერთჯერადი პროგრამირებადი (OTP) მხოლოდ წაკითხვის მეხსიერება, რომელიც შექმნილია Xilinx FPGA მოწყობილობების კონფიგურაციის ბიტტრიმინგების შესანახად
• ორმაგი კონფიგურაციის რეჟიმები
♦ სერიული კონფიგურაცია (33 მბ/წმ-მდე)
♦ პარალელური (264 მბ/წმ-მდე 33 მჰც-ზე)
• მარტივი ინტერფეისი Xilinx QPro FPGA-ებთან
• კასკადური უფრო გრძელი ან მრავალჯერადი ბიტური ნაკადის შესანახად
• პროგრამირებადი გადატვირთვის პოლარობა (აქტიური მაღალი ან აქტიური
დაბალი) სხვადასხვა FPGA გადაწყვეტილებებთან თავსებადობისთვის
• დაბალი სიმძლავრის CMOS მცურავი კარიბჭის პროცესი
• 3.3V მიწოდების ძაბვა
• ხელმისაწვდომია კერამიკული CK44 პაკეტებში(1)
• პროგრამირების მხარდაჭერა წამყვანი პროგრამისტის მიერ
მწარმოებლები
• დიზაინის მხარდაჭერა ISE Foundation-ის ან ISE-ის გამოყენებით
WebPACK პროგრამული პაკეტები
• გარანტირებული 20 წლიანი სიცოცხლის მონაცემების შენარჩუნება


  • წინა:
  • შემდეგი:

  • დაწერეთ თქვენი მესიჯი აქ და გამოგვიგზავნეთ